Senior FPGA Ingenieur3Brain ist ein Schweizer Deep-Tech-Unternehmen, das zell-elektronische Schnittstellen entwickelt, die biologische Netzwerke über maßgeschneiderte Halbleiter-Mikrochips mit Computern verbinden. Unsere Mission ist es, Lebenswissenschaftler zu ermächtigen, intelligente Netzwerke zu erforschen und biomedizinische Entdeckungen zum Nutzen einer spannenderen Zukunft als der Gegenwart zu machen. Unser interdisziplinäres Team X und Ingenieure überschreiten ständig die Grenzen des Ingenieurwesens, um die Komplexität des Lebens zu meistern. Wir sind ehrgeizig, schnell wachsend und lieben es zu erkunden. Die innovativen Produkte des Unternehmens werden in und Pharma X eingesetzt. 3Brain hat seinen Hauptsitz in der Schweiz, in der Nähe von Zürich, eine Entdeckungseinheit und einen Produktionsstandort in Genua, Italien, sowie eine Einheit in den USA.Aufgaben3Brain sucht einen Vollzeit-X-Ingenieur zur Verstärkung unseres R&D-Teams. X hilft bei der Entwicklung neuer eingebetteter Systeme X-Hochgeschwindigkeitsakquisitionsgeräte und der Verbesserung und Wartung der bestehenden Produktlinie. Sie sind verantwortlich für das Abrufen von X ADCs oder das Streamen von X-Hochgeschwindigkeits-DACs. Sie werden IP-Kerne für komplexe Signalverarbeitung und Hardware entwerfen. Zudem werden Sie die notwendige FPGA-Infrastruktur mit Hardware-Peripheriegeräten (SPI, UART, I2C usw.) bereitstellen. Insbesondere umfassen Ihre Aufgaben:Entwicklung von FPGA-Projekten mit Intel Quartus und Xilinx Vivado.Entwurf von FPGA-Modulen für Hochgeschwindigkeitsakquisition (LVDS), Übertragung (USB, Ethernet, PCIe, CameraLink) und Echtzeit-X HDL (VHDL, Verilog, SystemVerilog), unterstützt durch selbstprüfende FPGA-Module zur Peripheriegerätekontrolle (SPI, UART, I2C usw.).Entwicklung von eingebetteter Software für FPGA (C/C++/Linux).Wartung des bestehenden Codes.AnforderungenErforderlich in Elektrotechnik oder Jahre oder mehr Erfahrung in der FPGA-Entwicklung und HDL-Entwicklungstools wie Intel Quartus oder Xilinx Timing Constraints mit Synopsys Design Constraints (.sdc).Kenntnisse in eingebetteten Systemen/Systemen X.Verpflichtung zu hohen Programmier- und Entwurfsstandards und einem besten Verständnis der Elektronik.Fluss in und Unabhängigkeit.Zusätzliche in Elektrotechnik oder ähnlichem.Projekt-/Personalmanagementfähigkeiten.Kenntnisse in VHDL-, OSVVM, UVVM, VUnit.Kenntnisse in der Programmierung von eingebetteter Software C/C++.Kenntnisse des Linux-Systems X-Geräte.Kenntnisse in der Python-Programmierung.Hintergrund in der Signalverarbeitung.VorteileEine dynamische und kreative Arbeitsumgebung, die von dem Wunsch motiviert ist, Technologien zu entwickeln, um jungen, schnell wachsenden Unternehmen mit zahlreichen Möglichkeiten für persönliches Wachstum, Herausforderungen und Abenteuer sowohl in technischen als auch in wirtschaftlichen Bereichen zu helfen.Arbeitsort: Pfäffikon SZ, Schweiz. Es ist ein wunderschönes Uferdorf direkt außerhalb von Zürich, der wichtigsten kulturellen, finanziellen und geschäftlichen Stadt des Landes. Bitte senden Sie Ihren Lebenslauf (nur auf Englisch) an das Betreff: Senior FPGA Ingenieur. jid5212676ade jit0311ade jpiy26ade